微机原理试题集 复习资料.docx
第1章概述1 .电子计F机主要由运口净、限制器、存储器、输入设备和输出设备等五部分组成。2 .运翼涔和限制器集股在一块芯片上,被称作CPU。3 .总线按其功能可分数据总线、地址总线和限制总线三种不同类型的总线。4 .计算机系统与外部设冬之间相互连接的总线称为系统总线(或通信总线):用于连接微型机系统内各插件板的总线称为系统内总线(板级总线):CPu内部连接各寄存器及运算部件之间的总线称为内部总线。5 .迄今为止电子计算机所共同遵循的工作原理是皿例_和处迎1.的工作原理.这种原理又称为冯诺依些型原理。第3章微处理器及其结构1. 8086/8088CPU执行指令中所需操作数地址由EU计算出16位偏移量部分送BIU,由BIU及终形成一个20位的内存单元物理地址。2. 8086/8088CPU在总线周期的T1.时刻,用A19S6A16S3输出20位地址信息的显高4位,而在其他时钟周期,则输出状态信息。3. 8086/8088CPI.复位后,从OFFFFOH推元起先读取指令字节,一般这个雏元在ROM区中,在其中设置一条里把指令,使CPU对系统进行初始化.4. 8086系统的存储体系结构中,IMB存储体分_2_个库,4个库的容型都是512K字节,其中和数据总线D15D8相连的库全部由奇地址单元组成,称为高位字节库,并用廊作为此库的选通信号。5. 8Q86/8088系统中,可以有64K个段起始地址,随意相邻的两个段起始地址相距或个存储单元。6. 用段基值及偏移责来指明内存单元地址的方式称为逻辑地址.7. 通常8086/8088CPU中当EU执行一条占用许多时钟周期的指令时,或者在多处理器系统中在交换总线限制时会出现二地状态。8. 8086CPU运用工根地址线访问I/O端口,最多可访问3个字节端口,运用20根地址线访向存储单元,最多可访问也个字节单元。9. CPU取条指令并执行该指令的时间称为_1&金_周期,它通常包含若干个妙周期,而后者乂包含有若干个!曳周期。1. 某微机及大可寻址的内存空间为16VB,其CPU的地址总线至少应有以条。2. 8086/8088CPU的RESET引脚至少应维持J1.个时钟周期的正脉冲宽度才能有效复位。3. 当RESET信号进入海电平状态时,耨使8086/8088CPU的CS寄存器初始化为OFFFFH.4. 8086/8088CPU与慢速存储蹲或I/O接口之间进行数据传输,为了使传送速度匹配,有时须要在T3和T4状态之间插入若干等待周期TU.5. 8086/8088CPU中标记寄存:器的主要作用是产生影响或限制某些后续指令所需的标记。6. 8086最小模式下的存储罂读周期中地址锁存发生在总线周期的工时刻。7. 指令指针IP的作用是保存正在执行的一条指令。8. 8086CPU有两种工作模式,最小模式的特点是CPu供应全部限制信号。第4章8086/8088CPU指令系统1 .寄存器间接寻址方式中,操作数在存储唯元中。2 .用BP作基址变址寻址时,操作数所在的段是当前_1找段J9.条件转移指令JNE的条件是ZF=O。1.调用CA1.1.指令可有段内干脆.段内间接.段间干脆.段间间接。5.在数据传送类指令中,只有SAHF和PoPF两条指令会影响标记位的值,其中指令,MPF是唯一可以变更TF标记的指令。第5章汇编语言程序设计1 .段定义伪指令语句用SEGVENT语句表示起先,以EM)S语句表示结束.2 .ARRAYDW10DUP<5DUP(4DIP(20H,40H,60H)语句执行后共占1200字节存储雌元。3 .汇编语句中,个过程有NEAR和FAR两种属性。NEAR劣性表示主程序和子程序在同个代码段中,I'R屈性表示主程序和子程序不在同一个代码段中。4 .I)OS系统功能号应放在皿寄存器中。5 .子程序又称0,它可以由上遮语句定义,由ENDP语句结束,屈性可以是WAR或F它,6 .假设YAR为数据段中已定义的变量,则指令MoYBX,OFFSETVAR中源操作数的寻址方式是二i上数寻址.7 .EXE文件产生在域接_之后.8 .主程序与子程序之间传递参数可通过堆栈、存:储器单元、通用寄存器进行。9 .计算机系统软件中的汇编程序是种翻译程序.第6章存储器系统一、选择题1 .存储容量、集成度、政大存储时间是半导体存储器芯片的性能指标。2 .1.速缓存由DRN1.构成。3 .由2KX1.bit的芯片组成容最为1.KX8bit的存储器须要16个存储芯片。6 .外存储器包括软磁盘、磁带、硬磁盘、光盘.7 .在多级存储体系结构中,CaChe-主存结构主要用于解决主存与CPIJ速度不匹配的问题。8 .动态RNI的特点之是须要刷新电路、存取速度高于除态RAM。1 .在分U次的存储系统中,存取速度最快、靠CP1.吸近且打交道股多的是CaChe存储器,它是由_DRAM类型的芯片构成,而主存储器则是由SRAN类型的芯片构成。2 .将存储器与系统相连的译码片选方式有里法、部分地址译码法和全地址注码法。4.微机系统中存储器通常被视为CHChe、主存、辅存三级结构。第7章中断技术1. 8086CPU工作在总线恳求方式时,会让出地址、数据和限制总线.1 .中断矢府就是中断服务子程序的入口地址,在内存中占有4个存储单元,其中低地址存储总元存放的是IP内容,高地址存储单元存放的是CS内容。2 .中断返回指令是IRET,该指令将堆栈中保存的新点弹出后依次装入IP寄存和CS寄存器中,将堆栈中保存的标记装入中。3. CPU响应8259A中断,在引脚匣上输出/_个负脉冲,在第个负脉冲期间注入中断类型码.4. 8086CPU共可管理256个中断,中断矢底表放在从0()000H地址单元到003FFH地址单元,总共有IK个字节。5. CPU响应中断后将上1皿寄存器入栈保存,然后自动将IF标记和TF标记更位。若要实现中断嵌套,必需在中断股务子程序中执行一条开中断指令。第8章输入/输出接口技术1.8086CPU在执行INA1.,DX指令时,DX寄存器的内容输出到(八)上.A.地址总线B.数据总线C.存储器D.寄存器2 .在CPU与外设进行数据传送时,下列(C)方式可提高系统的工作效率。A.无条件传送B.查询传送C.中断传送D.前三项均可3 .外部设备的端口包括(ABC).A数据端口B.状态端口C.限制端口D.写爱护口4 .CPU在数据线上传输的信息可能是(ABC)。.数据B.状态C.吩咐D,模拟量5 .PC/XT机时I/O端口的寻址方式有(AF).端口干脆寻址B.寄存滞寻址C.基址寻址D.变址寻址E.寄存器相对寻址F.DX间接寻址6 .PC机在和I/O端口输入输出数据时,I/O数据须经(AE)传送。A.A1.B.B1.C.C1.D.D1.E.AXF.BXG.CXH.DX7 .I/O接口电路中,8255限制口可能运用的端口地址只能是D)。.OOHB.O1.1.1.C.04HD.07118 .程序查询1/0的流程总是按(B)的次序完成一个字符的传输。A.写数据湍口,读/写限制端口B读状态端口,读/写数据端口C.写限制端口,读/写状态端口I).随I/O接口的具体要求而定。9 .由(D)引脚的连接方式可以确定8255的端口地址。A.而'CSB.而、ROC.0,A1.D.AO.AhCS10 .若8255A接口芯片的A口工作在方式2时,B口可以工作在(D).A.方式0B.位控方式C.方式2D.方式0或方式111 .在CPU与外设之间设计接口电路的目的主的有(ABCD)0A.解决驱动实力问题B.限制数据传输速度C.完成数据形式转换D.负货CPU与外设的联络二、填空题1 .对"0端口的编址般仃外设与内存统编址方式和外设与内存独立编址方式。PC机采纳的是独立编址方式。2 .在PC系列微机中,I/O指令采纳干脆寻址方式的I/O端口有个。采纳DX间接寻址方式可寻址的I/O端口有64K个.3 .数据的输入/输出指的是C指与外设进行数据交换。4 .数据输入/输的四种方式是无条件传送方式、条件传送方式、中断方式和DMA传送方式65 .CPU在执行OUTDX,A1.指令时,DX寄存器的内容送到地址总线上,A1.寄存器的内容送到数据总线上。6 .当CPC执行INA1.,DX指令时,M/而引脚为低电平,而为低电平,而为区电平。第9章出行通信技术及其接口芯片一、填空题1 .假如串行传输速率是2400波特,则数据位的时钟周期是4.17X10'秒。2 .设串行异步传送的数据格式是7个数据位、1个停止位、1个校验位,波特率为2400,则每秒钟传送的最大字符数为空个。3 .为使传送过程更牢靠,在中行异步通信接口中设立J'三种出错标记,分别是海出错、格式错和奇偶错。4 .串行通信依据其连接方式的不同可分为单工、单双工和全双工等三种。5 .设825IA工作于异步方式,收发时钟频率为38.4KHz,波特率为2400,数据格式为7位数据位,1位停止位,偶校验,则8251的方式字为7AH。二、单项选择题1 .串行同步传送时,每一帧数据都是由(D)开头的。A.低电平B,高电平C.起始位D.同步字符2 .RS232是一种常用的串行总路途标准,它规定逻辑“0”对应的电平是(C).0'+1.8VB.+2.8'+5VC.+3+15YD.T5'-3Y3 .现行PC机中打印机与主机的接口标准大多采纳(C)。A.IDEB.CentoronicsC.RS-232CD.SCSI4 .USB-通用串行总线事实上是一个万能插门,H前在PC机上都有USB连接器插座,USB连接器为(C)芯连接罂。.2B.3C.4D.55 .825IA的方式限制字(即模式字)的作用是(A).A.确定8251的数据格式B.确定8251的数据格式和传送方向C.确定8251何时收发D.以上都不对6 .在数据传输率相同的状况下,同步字符串送的速度高于异步字符传输,其缘由是(D)。.字符间无间隔B.双方通信同步C.发生错误的概率少D.附加位信息总鬓少7 .异步申行通信中,收发双方必需保持(CM收发时钟相同B.停止位相同C.数据格式和波特率相同D.以上都正确8 .可编程通信接口芯片8251A(I).可用作并行接口B.仅可用作异步串行接口C.仅可用作同步串行接口D.可用作同步、异步串行接口模拟试巡(一)一、单选题1 .在8086宏汇编过程中不会产生指令码,只用来指示汇编程序如何汇编的指令是A.汇编指令B.伪指令C.机器指令D.宏指令2 .在CMPAX,DX指令执行后,当标记位SF、OF、ZF满意下列逻辑关系(SFeoF)+ZF=O时,表明.(AX)>(DX)B.(AX)2(DX)C.(AX)<(DX)D.(AX)W(DX)3 .8086微机系统的RAM存储单元中,从OOooH:002CH起先依次存放23H,OFFH.00H,和OFOH四个字节,该向他对应的中断号是0A.OHB.OBHC.OCHD.ODH4 .8255的A口工作在方式I输入时,其中断允许限制位IVrE的开/关是通过对的按位置位/复位操作完成的。A.PC1B.PC2C.PC.D.PCt5 .在8086中断优先级依次中,最低优先级的中断源是.A.单步陷阱中断B.INTRC,被零除D.断点6 .在PC/XT中.设(AX)=9305H.(BX)=627